# Laboratorio Nro 1 - ARCH

Grover Eduardo Ugarte Quispe - 202020159

# Contents

| 1 | Justificación ejercicio 1                       | 3  |  |  |  |  |  |  |  |
|---|-------------------------------------------------|----|--|--|--|--|--|--|--|
|   | 1.1 Planteamiento                               | 3  |  |  |  |  |  |  |  |
|   | 1.2 Testbench                                   | 5  |  |  |  |  |  |  |  |
|   | 1.2.1 BEHAVIORAL                                | 5  |  |  |  |  |  |  |  |
|   | 1.2.2 STRUCTURAL                                |    |  |  |  |  |  |  |  |
| 2 | Justificación ejercicio 2                       | 8  |  |  |  |  |  |  |  |
|   | 2.1 PARTE A                                     | 8  |  |  |  |  |  |  |  |
|   | 2.1.1 Planteamiento                             | 8  |  |  |  |  |  |  |  |
|   | 2.1.2 Testbench                                 | 10 |  |  |  |  |  |  |  |
|   | 2.2 PARTE B                                     |    |  |  |  |  |  |  |  |
| 3 | Justificación ejercicio 3                       |    |  |  |  |  |  |  |  |
|   | 3.1 Planteamiento                               | 12 |  |  |  |  |  |  |  |
|   | 3.1.1 Caso AB>CD (F3)                           |    |  |  |  |  |  |  |  |
|   | 3.1.2 Caso AB <cd (f2)<="" td=""><td></td></cd> |    |  |  |  |  |  |  |  |
|   | 3.1.3 Caso AB=CD (F1)                           |    |  |  |  |  |  |  |  |
|   | 3.2 Testbench                                   |    |  |  |  |  |  |  |  |
| 4 | Justificación ejercicio 4                       | 15 |  |  |  |  |  |  |  |
|   | 4.1 Planteamiento                               | 15 |  |  |  |  |  |  |  |
|   | 4.2 Testbench                                   |    |  |  |  |  |  |  |  |
| 5 | Anexos: Códigos                                 |    |  |  |  |  |  |  |  |
|   | 5.1 Ejercicio 1                                 |    |  |  |  |  |  |  |  |
|   | 5.1.1 Ensamble structural                       |    |  |  |  |  |  |  |  |
|   | 5.1.2 Ensamble behavioral                       |    |  |  |  |  |  |  |  |
|   | 5.1.2 Emsamble behavioral                       |    |  |  |  |  |  |  |  |
|   | 5.3 Ejercicio 3                                 |    |  |  |  |  |  |  |  |
|   | 5.4 Ejercicio 4                                 |    |  |  |  |  |  |  |  |
|   |                                                 |    |  |  |  |  |  |  |  |

# 1 Justificación ejercicio 1

# 1.1 Planteamiento

En primer lugar, debemos crear un módulo para representar el MUX2:1. Creamos una tabla con las entradas y salidas para luego generar el mapa de Karnaugh, retornandonos la expresión más reducida. Este MUX está encargado de evaluar dos entradas de 1 bit.



Con las herramientas actuales, no es posible que el módulo MUX evalúe entradas de 8 bits. Por ese motivo, se creará un módulo que aceptará estas entradas (Buses [7:0]) y empleará 8 veces el módulo MUX previo para de esa forma otorgarnos la señal deseada.



Si tratásemos de crear un MUX16:1 usando solo MUX2:1, podemos ver los MUX2:1 como nodos donde se originan decisiones dentro de un árbol que tiene alcanza las 16 ramas.



Con respecto a los selectores de los  $15~\mathrm{MUX}2:1$  utilizados definir si se utilizarán las  $15~\mathrm{entradas}$  de selección o solo algunas. Las observaciones obtenidos son las siguientes:

- 1. En la primera columna-nodo basta con declarar solo 1 parámetro de selector ya que no es relevante la rama escogida en los otros pares.
- 2. En la segunda columna-nodo utilizamos únicamente 1 solo parámetro utilizando la misma justifiación que en el punto 1.
- 3. Tomando en cuenta la irrelevancia de los selectores de los MUX2:1 que no contengan la rama a retornar, nos limitaremos únicamente a 4 estados de selectores. (4 bits individuales)

Con esto en cuenta, creamos el módulo de MUX16:1 evaluando lo presentado en el árbol de deciones. Con respecto al índice de selección S0, se encuentra como evaluador de las 16 ramas y se reduce hasta llegar a S3 que evalúa las 2 ramas restantes.

La jerarquía del módulo mediante el alcance structural es el siguiente:

- 1. Módulo mux 16-1-8b-struc (entradas [7:0]x0-15, s3,s2,s1,s0 y salida [7:0]Y) (mux de 16 a 1 exclusivo de 8 bits)
- 2. Módulo mux2-1-8b-struc (entradas [7:0]x0, [7:0]x1, s y salida [7:0]Y) (mux de 2 a 1 exclusivo de 8 bits) (Al ser behavioral, podemos repetir directamente operador booleanos sin causar demasiado código a comparación del método structural) (Cuenta con 8 módulos mux-2-1-struc que evaluan 1 bit en la misma posición de las entradas)
- 3. Módulo mux-2-1-struc (entradas x0, x1, s y salida Y) (mux de 2 a 1 de 1 solo bit)

La jerarquía del módulo mediante el alcance behavioral es el siguiente:

- 1. Módulo mux 16-1-8b-behav (entradas [7:0]x 0-15, s3,s2,s1,s0 y salida [7:0]Y) (mux de 16 a 1 exclusivo de 8 bits)
- 2. Módulo mux2-1-8b-behav (entradas [7:0]x0, [7:0]x1, s y salida [7:0]Y) (mux de 2 a 1 exclusivo de 8 bits) (Al ser behavioral, podemos repetir directamente operador booleanos sin causar demasiado código a comparación del método structural)

#### 1.2 Testbench

Tratamos de que el MUX retorne valores de dos ramas siguiendo la composición del gráfico previo. Hacemos este procedimiento por cada método.

#### 1.2.1 BEHAVIORAL

```
Grove@LAPTOP-2A658HOR MINGW64 ~/Documents/_UTEC__/Grupo 4/CS2201/Lab/tarea1/entregable/Ejercicio 1 (master)

$ iverilog mux16_1_8b_behav_tb.v mux16_1_8b_behav.v && vvp a.out

x0: 0, x1: 1, x2: 255, x3: 254, x4: 253, x5: 252, x6: 2, x7: 3, x8: 97, x9: 98, x10: 99, x11: 144, x12: 145, x13: 146, x14: 147, x15: 240

VCD info: dumpfile mux16_1_8b_behav.vcd opened for output.

S3: 1, S2: 1, S1: 1, S6: 1 -> Y: 240

S3: 1, S2: 1, S1: 0, S0: 1 -> Y: 240
```



# 1.2.2 STRUCTURAL

```
Grove@LAPTOP-2A658HOR MINGW64 ~/Documents/_UTEC__/Grupo 4/CS2201/Lab/tarea1/entregable/Ejercicio 1 (master)

$ iverilog mux16_1_8b_struc_tb.v mux16_1_8b_struc.v && vvp a.out

x0: 0, x1: 1, x2: 255, x3: 254, x4: 253, x5: 252, x6: 2, x7: 3, x8: 97, x9: 98, x10: 99, x11: 144, x12: 145, x13: 146, x14: 147, x15: 240

VCD info: dumpfile mux16_1_8b_struc.vcd opened for output.

S3: 1, S2: 1, S1: 1, S0: 0 -> Y: 147

S3: 0, S2: 0, S1: 1, S0: 1 -> Y: 254
```



# 2 Justificación ejercicio 2

# 2.1 PARTE A

# 2.1.1 Planteamiento

Planteamos el funcionamiento del DEMUX1:2 como un módulo capaz de enviar una señal de entrada únicamente por una sola de sus dos salidas por medio de un selector. Teniendo esto en cuenta, generamos una tabla con todas las salidas y entradas para obtener el K-map y la expresión para determinar el estado de cada una de sus salidas.



Similar al ejercicio anterior, debemos crear un módulo capaz de aceptar entradas con entradas de 16 bits. Para diseñarlo se utilizará la idea del anterior ejercicio la cual era evaluar un bit a la vez durante el transcurso de sus 16 bits.



Utilizando lo visto previamente, ahora se aplicará el concepto de árbol de decisiones pero aplicado inversamente.



Con respecto al manejo de entradas seleccion, nos planteamos un ejemplo de querer retornar la entrada mediante la rama X4. La seleccion del primer, segundo, tercero y cuarto DEMUX1:2 tendrá los valores 1,0,1,1 respectivamente. Nos percatamos de que si aplicasemos aquellos estados en los DEMUX restantes de cada columna, la salida objetivo se vería alterada. Por lo que para evitar redundancia, se diseñara aquel DEMUX1:16 teniendo solamente con 4 valores de seleccion. S3(primera rama), S2(segunda rama), S1(tercera rama), S0(cuarta rama)

Nuestra jerarquía del módulo demux1-16 queda de la siguiente forma:

- 1. Módulo demux 1-16-16b<br/>(entrada [15:0]Y,S3,S2,S1,S0 y salidas [15:0]x0-15) (demux de 1 a 16 que solo acepta 16 bits)
- 2. Módulo demux<br/>1-2-16b (entrada [15:0]Y,S y salidas [15:0]x0, [15:0]x1) (demux de 1 a 2 que solo acepta 16 bits)
- 3. Módulo demux1-2 (entrada Y,S y salidas x0, x1) (demux de 1 a 2 que solo acepta 1 bit)

#### 2.1.2 Testbench

Probamos el DEMUX1:16 al asignar los estados a las entradas de selección y se verifica si se llega a una rama establecida según la imagen del arbol presentada anteriormente. (Se probó con dos ramas x4 y x10)



# 2.2 PARTE B

Un DEMUX de 13 salidas **puede** ser creado utilizando únicamente DEMUX1:2. Sin embargo, se tienen las siguientes observaciones:

- El árbol para plantear la estructura no sería simétrico ya que la simetría ocurre cuando el número de salidas es una potencia de 2.
- Una rama no necesitaría de 4 selectores, basta con 2. (En el caso del gráfico, sería la rama X12)
- Son necesarios 12 DEMUX1:2 y 4 entradas de selección ya que las columnas-nodo no son afectadas.



# 3 Justificación ejercicio 3

# 3.1 Planteamiento

Debemos crear mapas de Karnaugh con respecto a los resultados de "mayor a", "menor a" e "igual" con el fin de obtener expresiones booleanas minimizadas.

# 3.1.1 Caso AB>CD (F3)

Armamos y resolvemos el K-Map, asegurandonos que la última expersión hallada tenga la menor cantidad de operaciones posibles.



# 3.1.2 Caso AB<CD (F2)

Armamos y resolvemos el K-Map, asegurandonos que la última expersión hallada tenga la menor cantidad de operaciones posibles.



## 3.1.3 Caso AB=CD (F1)

Armamos y resolvemos el K-Map, asegurandonos que la última expersión hallada tenga la menor cantidad de operaciones posibles.



Como son términos adyacentes diagonales, no es posible reducir más la expresión hallada.

Utilizando las expresiones lógicas, se crea un módulo para AB > CD, AB = CD y AB < CD. Finalmente, se ensambla el módulo comparador que dará las respectivas salidas F1, F2 y F3. (Como observación es posible no crear un módulo para = si es que > y < ya estan creados. Solo basta con saber que ambos tienen un estado 0 para determinar que = sería 1 utilizando una compuerta NOR).

Para generar un módulo de acuerdo al ejercicio se tiene la siguiente jerarquía:

- 1. Comparator (entradas A,B,C,D y salidas F1-,F2-,F3-)
- 2. F1 (entradas A,B,C,D y salida F1-)
- 3. F2 (entradas A,B,C,D y salida F2-)
- 4. F3 (entradas A,B,C,D y salida F3-)

#### 3.2 Testbench

Debido a que son múltiples combinaciones, optamos por evaluar los tres casos de comparación.

```
Grove@LAPTOP-2A658HOR MINGW64 ~/Documents/__UTEC__/Grupo 4
$ iverilog comparator_tb.v comparator.v && vvp a.out
AB: 11 CD: 11

VCD info: dumpfile comparator.vcd opened for output.
F1(AB = CD): 1 F2(AB < CD): 0 F3(AB > CD): 0

AB: 00 CD: 01

F1(AB = CD): 0 F2(AB < CD): 1 F3(AB > CD): 0

AB: 11 CD: 10

F1(AB = CD): 0 F2(AB < CD): 0 F3(AB > CD): 1
```



# 4 Justificación ejercicio 4

# 4.1 Planteamiento

Para resolver los mapas de Karnaugh formados a partir de las tablas presentadas, debemos aprovechar las casillas marcadas sin interés con el propóito de conseguir expresiones más cortas.

|    |    | W  |     |     |                                 |  |  |  |  |
|----|----|----|-----|-----|---------------------------------|--|--|--|--|
| AB |    |    |     |     | -                               |  |  |  |  |
| CD | 00 | 01 | 11  | 10  | AC'D'                           |  |  |  |  |
| 00 | 0  | 0  | X   | 1   | BCD                             |  |  |  |  |
| 01 | 0  | 0  | X   | 0   |                                 |  |  |  |  |
| 11 | 0  | 1  | X   | X   | W = AC'D' + BCD                 |  |  |  |  |
| 10 | 0  | 0  | X   | X   |                                 |  |  |  |  |
|    |    |    |     |     |                                 |  |  |  |  |
| AB |    |    |     |     | -<br>→ BC'                      |  |  |  |  |
| CD | 00 | 01 | 11  | 10  | ∍ B'CD                          |  |  |  |  |
| 00 | 0  | 1  | X   | 0   | BCD'                            |  |  |  |  |
| 01 | 0  | 1  | X   | 0   |                                 |  |  |  |  |
| 11 | 1  | 0  | X   | X   | X = BC' + B'CD + BCD'           |  |  |  |  |
| 10 | 0  | 1  | X   | ) X | X= BC+C(B + D)                  |  |  |  |  |
| Υ  |    |    |     |     |                                 |  |  |  |  |
| AB |    |    |     |     |                                 |  |  |  |  |
| CD | 00 | 01 | 11  | 10  | A <sup>I</sup> C <sup>I</sup> D |  |  |  |  |
| 00 | 0  | 0  | X   | 0   | → CD'                           |  |  |  |  |
| 01 | 1  | 1  | Χ   | 0   |                                 |  |  |  |  |
| 11 | 0  | 0  | X ( | X   | Y = A'C'D+CD'                   |  |  |  |  |
| 10 | 1  | 1  | Χ   | X   |                                 |  |  |  |  |

|    |    | Z  |    |    |        |
|----|----|----|----|----|--------|
| AB |    |    |    |    |        |
| CD | 00 | 01 | 11 | 10 | D'     |
| 00 | 1  | 1  | Χ  | 1  |        |
| 01 | 0  | 0  | Χ  | 0  |        |
| 11 | 0  | 0  | Χ  | Χ  | Z = D' |
| 10 | 1  | 1  | Χ  | X  |        |

Para generar un módulo de acuerdo al ejercicio se tiene la siguiente jerarquía:

- 1. Módulo BCD (entradas A,B,C,D y salidas W,X,Y,Z)
- 2. Módulo dígito-W (entradas A,B,C,D y salida W)
- 3. Módulo dígito-X (entradas A,B,C,D y salida X)
- 4. Módulo dígito-Y (entradas A,B,C,D y salida Y)
- 5. Módulo dígito-Z (entradas A,B,C,D y salida Z)

Debido a que se empleaban compuertas lógicas de múltiples entradas, se optó por crear cada submódulo del dígito W, X, Y y Z de modo behavioral. Tras crear aquellos submódulos, se les incorporó al módulo que realiza el BCD.

### 4.2 Testbench

Debido a que son solo 10 posibles entradas, creamos nuestro testbench con cada combinación.

```
rove@LAPTOP-2A658HOR MINGW64 ~/Documents/__UTEC__/Grupo 4/CS2201/Lab/tarea1/entregable/ejercicio4 (master)
$ iverilog BCD_tb.v BCD.v
Grove@LAPTOP-2A658HOR MINGW64 ~/Documents/__UTEC__/Grupo 4/CS2201/Lab/tarea1/entregable/ejercicio4 (master)
$ vvp a.out
ABCD: 0000
VCD info: dumpfile BCD.vcd opened for output.
ABCD: 0000 -> WXYZ: 0001
ABCD: 0001
ABCD: 0001 -> WXYZ: 0010
ABCD: 0010
ABCD: 0010 -> WXYZ: 0011
ABCD: 0011
ABCD: 0011 -> WXYZ: 0100
ABCD: 0100
ABCD: 0100 -> WXYZ: 0101
ABCD: 0101
ABCD: 0101 -> WXYZ: 0110
ABCD: 0110
ABCD: 0110 -> WXYZ: 0111
ABCD: 0111
ABCD: 0111 -> WXYZ: 1000
ABCD: 1000
ABCD: 1000 -> WXYZ: 1001
ABCD: 1001
ABCD: 1001 -> WXYZ: 0000
```



# 5 Anexos: Códigos

# 5.1 Ejercicio 1

#### 5.1.1 Ensamble structural

#### MUX2:1 de 1 bit

```
module mux2_1_struc (
    input in0, input in1, input sel, output out

);

wire sel_not, op_in0, op_in1;
    not invert_sel(sel_not, sel);

and choose_in0(op_in0, sel_not, in0);
    and choose_in1(op_in1, sel, in1);

or salida(out, op_in1, op_in0);
endmodule
```

#### MUX2:1 de 8 bits

```
// 'include "mux2_1_struc.v"
module mux2_1_8b_struc (
    input [7:0] in0, input [7:0] in1, input sel, output [7:0] out
);

mux2_1_struc bit0(in0[0], in1[0], sel, out[0]);
mux2_1_struc bit1(in0[1], in1[1], sel, out[1]);
mux2_1_struc bit2(in0[2], in1[2], sel, out[2]);
mux2_1_struc bit3(in0[3], in1[3], sel, out[3]);
mux2_1_struc bit4(in0[4], in1[4], sel, out[4]);
mux2_1_struc bit5(in0[5], in1[6], sel, out[5]);
mux2_1_struc bit6(in0[6], in1[6], sel, out[6]);
mux2_1_struc bit6(in0[6], in1[6], sel, out[7]);
endmodule
```

#### MUX16:1 de 8 bits

```
'include "mux2_1_struc.v"
'include "mux2_1_8b_struc.v"
3 module mux16_1_8b_struc (
       input [7:0] in0, input [7:0] in1, input [7:0] in2, input [7:0] in3, input [7:0] in4,
       input [7:0] in5, input [7:0] in6, input [7:0] in7, input [7:0] in8, input [7:0] in9,
       input [7:0] in10, input [7:0] in11, input [7:0] in12, input [7:0] in13, input [7:0] in14
       , input [7:0] in15, input sel3, input sel2, input sel1, input sel0, output [7:0] out
5);
       //1era evaluacion
       wire [7:0] eva1[7:0];
       mux2_1_8b_struc mux01(in0, in1, sel0, eva1[0]);
       \verb|mux2_1_8b_struc mux23(in2, in3, sel0, eva1[1]);|\\
9
       \verb|mux2_1_8b_struc| \verb|mux45(in4, in5, sel0, eva1[2]);
       mux2_1_8b_struc mux67(in6, in7, sel0, eva1[3]);
       mux2_1_8b_struc mux89(in8, in9, sel0, eva1[4]);
12
       mux2_1_8b_struc mux1011(in10, in11, sel0, eva1[5]);
       \verb|mux2_1_8b_struc mux1213(in12, in13, sel0, eva1[6]);|\\
14
15
       mux2_1_8b_struc mux1415(in14, in15, sel0, eva1[7]);
16
       //2da evaluacion
17
       wire [7:0] eva2[3:0];
18
       mux2_1_8b_struc eva1_01(eva1[0], eva1[1], sel1, eva2[0]);
19
      mux2_1_8b_struc eva1_23(eva1[2], eva1[3], sel1, eva2[1]);
mux2_1_8b_struc eva1_45(eva1[4], eva1[5], sel1, eva2[2]);
20
21
       mux2_1_8b_struc eva1_67(eva1[6], eva1[7], sel1, eva2[3]);
22
23
24
       //3era evaluacion
       wire [7:0] eva3[1:0];
```

```
mux2_1_8b_struc eva2_01(eva2[0], eva2[1], sel2, eva3[0]);
mux2_1_8b_struc eva2_23(eva2[2], eva2[3], sel2, eva3[1]);

//ultima evaluacion
mux2_1_8b_struc eva_final(eva3[0], eva3[1], sel3, out);

endmodule
```

#### TestBench del MUX16:1 de 8 bits

```
module mux16_1_8b_struc_tb;
                  reg [7:0] X_0, X_1, X_2, X_3, X_4, X_5, X_6, X_7, X_8, X_9, X_10, X_11, X_12, X_13, X_14
                   , X<sub>15</sub>;
                  reg sel3, sel2, sel1, sel0;
                 wire [7:0] Y;
  5
                   \verb| mux16_1_8b_struc = \verb| mux16_1| \verb| Prueba(X_0, X_1, X_2, X_3, X_4, X_5, X_6, X_7, X_8, X_9, X_10, X_10, X_2, X_20, X_10, X_10, X_20, 
                 X_{-}11, X_{-}12, X_{-}13, X_{-}14, X_{-}15, sel3, sel2, sel1, sel0, Y);
                  initial begin
 9
                              X_0=8, b00000000;
10
                             X 1=8, b00000001:
11
                            X_2=8'b11111111;
12
                            X_3=8'b11111110;
13
                             X_4=8, b11111101;
14
15
                              X_5=8, b111111100;
                             X_6=8'b00000010;
16
17
                             X_7=8, b00000011;
18
                             X_8=8'b01100001;
                             X_9=8, b01100010;
19
                              X_10=8, b01100011;
20
                             X_11=8'b10010000;
21
                             X_12=8'b10010001;
22
                             X_13=8'b10010010;
23
                              X_14=8, b10010011;
24
                              X_15=8, b11110000;
25
26
                             $display("x0: %d, x1: %d, x2: %d, x3: %d, x4: %d, x5: %d, x6: %d, x7: %d, x8: %d, x9
27
                  : %d, x10: %d, x11: %d, x12: %d, x13: %d, x14: %d, x15: %d", X_0, X_1, X_2, X_3, X_4, X_5, X_6, X_7, X_8, X_9, X_10, X_11, X_12, X_13, X_14, X_15);
                              sel0=0;
28
                              sel1=1;
29
30
                              sel2=1:
                              sel3=1;
31
32
                              #1
                              $display("S3: %b, S2: %b, S1: %b, S0: %b -> Y: %d",sel3, sel2, sel1, sel0, Y);
33
34
                              #1
                              sel0=1;
35
                              sel1=1;
36
                              se12=0;
37
                              se13=0;
38
39
                              $display("S3: %b, S2: %b, S1: %b, S0: %b -> Y: %d",sel3, sel2, sel1, sel0, Y);
40
41
42
                  end
                  initial begin
43
                              $dumpfile("mux16_1_8b_struc.vcd");
44
45
                              $dumpvars;
46
47
48
49 endmodule
```

#### 5.1.2 Ensamble behavioral

#### MUX2:1 de 8 bits

```
1 module mux2_1_8b_behav (
      input [7:0] in0, input [7:0] in1, input sel, output [7:0] out
2
3);
      assign out[0] = in0[0]&~sel | in1[0]&sel;
4
      assign out[1] = in0[1]&~sel | in1[1]&sel;
      assign out[2] = in0[2]&~sel | in1[2]&sel;
      assign out[3] = in0[3]&~sel | in1[3]&sel;
      assign out[4] = in0[4]&~sel | in1[4]&sel;
      assign out[5] = in0[5]&~sel | in1[5]&sel;
      assign out[6] = in0[6]&~sel | in1[6]&sel;
10
      assign out[7] = in0[7]&~sel | in1[7]&sel;
11
12 endmodule
```

#### MUX16:1 de 8 bits

```
'include "mux2_1_8b_behav.v"
2 module mux16_1_8b_behav (
       input [7:0] in0, input [7:0] in1, input [7:0] in2, input [7:0] in3, input [7:0] in4,
       input [7:0] in5, input [7:0] in6, input [7:0] in7, input [7:0] in8, input [7:0] in9,
       input [7:0] in10, input [7:0] in11, input [7:0] in12, input [7:0] in13, input [7:0] in14
       , input [7:0] in15, input sel3, input sel2, input sel1, input sel0, output [7:0] out
4);
       //1era evaluacion
5
       wire [7:0] eva1[7:0];
6
       \verb|mux2_1_8b_behav mux01(in0, in1, sel0, eva1[0]);|\\
       mux2_1_8b_behav mux23(in2, in3, sel0, eva1[1]);
mux2_1_8b_behav mux45(in4, in5, sel0, eva1[2]);
8
9
       mux2_1_8b_behav mux67(in6, in7, sel0, eva1[3]);
11
       mux2_1_8b_behav mux89(in8, in9, sel0, eva1[4]);
       \verb|mux2_1_8b_behav mux1011(in10, in11, sel0, eva1[5]);\\
12
       mux2_1_8b_behav mux1213(in12, in13, sel0, eva1[6]);
mux2_1_8b_behav mux1415(in14, in15, sel0, eva1[7]);
13
14
15
       //2da evaluacion
16
       wire [7:0] eva2[3:0];
17
       mux2_1_8b_behav eva1_01(eva1[0], eva1[1], sel1, eva2[0]);
18
       mux2_1_8b_behav eva1_23(eva1[2], eva1[3], sel1, eva2[1]);
19
       \verb|mux2_1_8b_behav| eva1_45(eva1[4], eva1[5], sel1, eva2[2]);
20
       mux2_1_8b_behav eva1_67(eva1[6], eva1[7], sel1, eva2[3]);
21
22
23
       //3era evaluacion
       wire [7:0] eva3[1:0];
24
       \verb|mux2_1_8b_behav| eva2_01(eva2[0], eva2[1], sel2, eva3[0]);
25
       mux2_1_8b_behav eva2_23(eva2[2], eva2[3], sel2, eva3[1]);
26
27
       //ultima evaluacion
28
       mux2_1_8b_behav eva_final(eva3[0], eva3[1], sel3, out);
29
31 endmodule
```

#### TestBench del MUX16:1 de 8 bits

```
1 module mux16_1_8b_behav_tb;
2
3     reg [7:0] X_0, X_1, X_2, X_3, X_4, X_5, X_6, X_7, X_8, X_9, X_10, X_11, X_12, X_13, X_14, X_15;
4     reg sel3, sel2, sel1, sel0;
5     wire [7:0] Y;
6     mux16_1_8b_behav mux16_1Prueba(X_0, X_1, X_2, X_3, X_4, X_5, X_6, X_7, X_8, X_9, X_10, X_11, X_12, X_13, X_14, X_15, sel3, sel2, sel1, sel0, Y);
8     initial begin
```

```
X_0=8, b00000000;
10
11
           X_1=8, b00000001;
           X_2=8, b11111111;
12
13
           X_3=8, b111111110;
           X_4=8, b111111101;
14
           X_5=8, b111111100;
15
           X_6=8, b00000010;
16
           X_7 = 8, b00000011;
17
           X_8=8'b01100001;
18
           X_9=8, b01100010;
19
           X_10=8'b01100011;
20
           X_11=8'b10010000;
21
           X_12=8'b10010001;
22
           X_13=8, b10010010;
23
           X_14=8'b10010011;
24
           X_15=8'b11110000;
25
26
           $display("x0: %d, x1: %d, x2: %d, x3: %d, x4: %d, x5: %d, x6: %d, x7: %d, x8: %d, x9
27
       : %d, x10: %d, x11: %d, x12: %d, x13: %d, x14: %d, x15: %d", X_0, X_1, X_2, X_3, X_4,
       X_{-5}, X_{-6}, X_{-7}, X_{-8}, X_{-9}, X_{-10}, X_{-11}, X_{-12}, X_{-13}, X_{-14}, X_{-15});
28
           sel0=1;
           sel1=1;
29
           sel2=1;
30
31
           sel3=1;
           #1
32
           $display("S3: %b, S2: %b, S1: %b, S0: %b -> Y: %d", sel3, sel2, sel1, sel0, Y);
33
34
           sel0=1;
35
           sel1=0;
36
           sel2=1;
37
           sel3=1;
38
           #1
39
           $display("S3: %b, S2: %b, S1: %b, S0: %b -> Y: %d", sel3, sel2, sel1, sel0, Y);
40
41
42
       initial begin
43
           $dumpfile("mux16_1_8b_behav.vcd");
44
45
           $dumpvars;
       end
46
47
49 endmodule
```

# 5.2 Ejercicio 2

### DEMUX1:2 de 1 bit

```
module demux1_2 (
input i_Y, input i_Sel, output o_X0, output o_X1

);

assign o_X1 = ~i_Sel & i_Y;

assign o_X0 = i_Sel & i_Y;

endmodule
```

# DEMUX1:2 de 16 bits

```
1 //'include "demux1_2.v"
2
3 module demux1_2_16b (
4    input [15:0] i_Y, input i_Sel, output [15:0] o_X0, output [15:0] o_X1
5 );
6    demux1_2 demuxSingular1(i_Y[0], i_Sel, o_X0[0], o_X1[0]);
7    demux1_2 demuxSingular2(i_Y[1], i_Sel, o_X0[1], o_X1[1]);
```

```
demux1_2 demuxSingular3(i_Y[2], i_Sel, o_X0[2], o_X1[2]);
demux1_2 demuxSingular4(i_Y[3], i_Sel, o_X0[3], o_X1[3]);
       demux1_2 demuxSingular5(i_Y[4], i_Sel, o_X0[4], o_X1[4]);
11
       demux1_2 demuxSingular6(i_Y[5], i_Sel, o_X0[5], o_X1[5]);
       {\tt demux1\_2 \ demuxSingular7(i\_Y[6], \ i\_Sel, \ o\_X0[6], \ o\_X1[6]);}
       demux1_2 demuxSingular8(i_Y[7], i_Sel, o_X0[7], o_X1[7]);
demux1_2 demuxSingular9(i_Y[8], i_Sel, o_X0[8], o_X1[8]);
14
       demux1_2 demuxSingular10(i_Y[9], i_Sel, o_X0[9], o_X1[9]);
       demux1_2 demuxSingular11(i_Y[10], i_Sel, o_X0[10], o_X1[10]);
16
       17
       demux1_2 demuxSingular13(i_Y[12], i_Sel, o_X0[12], o_X1[12]);
demux1_2 demuxSingular14(i_Y[13], i_Sel, o_X0[13], o_X1[13]);
18
19
       demux1_2 demuxSingular15(i_Y[14], i_Sel, o_X0[14], o_X1[14]);
20
       demux1_2 demuxSingular16(i_Y[15], i_Sel, o_X0[15], o_X1[15]);
```

#### DEMUX1:16 de 16 bits

```
'include "demux1_2.v"
'include "demux1_2_16b.v"
3 module demux1_16_16b (
      input [15:0] Y, input Sel3, Sel2, Sel1, Sel0, output [15:0] x_0, x_1, x_2, x_3, x_4, x_5
      , x_6, x_7, x_8, x_9, x_10, x_11, x_12, x_13, x_14, x_15
5);
      //primera evaluacion demux
6
      wire[15:0] y0, y1;
      demux1_2_16b eva(Y, Sel3, y0, y1);
      //segunda evaluacion '
9
      wire[15:0] y00, y01, y10, y11;
11
      demux1_2_16b eva0(y0, Sel2, y00, y01);
      demux1_2_16b eva1(y1, Sel2, y10, y11);
      //tercera ', ',
13
      wire[15:0] y000, y001, y010, y011, y100, y101, y110, y111;
14
      demux1_2_16b eva00(y00, Sel1, y000, y001);
      demux1_2_16b eva01(y01, Sel1, y010, y011);
16
      demux1_2_16b eva10(y10, Sel1, y100, y101);
17
18
      demux1_2_16b eva11(y11, Sel1, y110, y111);
      //final ',' ',
19
      demux1_2_16b eva000(y000, Sel0, x_0, x_1);
20
      demux1_2_16b eva001(y001, Sel0, x_2, x_3);
21
      demux1_2_16b eva010(y010, Sel0, x_4, x_5);
      demux1_2_16b eva011(y011, Sel0, x_6, x_7);
23
      demux1_2_16b eva100(y100, Sel0, x_8, x_9);
24
25
      demux1_2_16b eva101(y101, Sel0, x_10, x_11);
      26
27
28 endmodule
```

# TestBench del DEMUX1:16 de 16 bits

```
module demux1_16_16b_tb;
                                      reg [15:0] Y;
                                      reg sel3, sel2, sel1, sel0;
                                      X_{14}, X_{15};
                                      {\tt demux1\_16\_16b\ demux1\_16Prueba(Y,\ sel3,\ sel2,\ sel1,\ sel0,\ X\_0,\ X\_1,\ X\_2,\ X\_3,\ X\_4,\ X\_5,\ A_2,\ A_3,\ A_3,\ A_4,\ A_5,\ A_5,
                                      X_{-6}, X_{-7}, X_{-8}, X_{-9}, X_{-10}, X_{-11}, X_{-12}, X_{-13}, X_{-14}, X_{-15});
   9
                                       initial begin
                                                              Y = 16' b111101001; //%H
11
                                                              sel3 = 1;
                                                              sel2 = 0;
                                                              sel1 = 1;
13
                                                              sel0 = 1;
```

```
$display("input: %H, s3: %b, s2: %b, s1: %b, s0: %b", Y, sel3, sel2, sel1, sel0);
15
16
           $display("x0: %h, x1: %h, x2: %h, x3: %h, x4: %h, x5: %h, x6: %h, x7: %h, x8: %h, x9
       : %h, x10: %h, x11: %h, x12: %h, x13: %h, x14: %h, x15: %h", X_0, X_1, X_2, X_3, X_4,
       X_{-5}, X_{-6}, X_{-7}, X_{-8}, X_{-9}, X_{-10}, X_{-11}, X_{-12}, X_{-13}, X_{-14}, X_{-15});
           #1
18
           sel3 = 0;
19
           sel2 = 1;
20
           sel1 = 0;
21
           sel0 = 1;
22
23
           $display("input: %H, s3: %b, s2: %b, s1: %b, s0: %b", Y, sel3, sel2, sel1, sel0);
24
           $display("x0: %h, x1: %h, x2: %h, x3: %h, x4: %h, x5: %h, x6: %h, x7: %h, x8: %h, x9
25
       : %h, x10: %h, x11: %h, x12: %h, x13: %h, x14: %h, x15: %h", X_0, X_1, X_2, X_3, X_4,
       X_{-5}, X_{-6}, X_{-7}, X_{-8}, X_{-9}, X_{-10}, X_{-11}, X_{-12}, X_{-13}, X_{-14}, X_{-15});
26
27
       initial begin
28
           $dumpfile("demux1_16_16b.vcd");
29
           $dumpvars;
30
31
32
33
34 endmodule
```

# 5.3 Ejercicio 3

#### $\mathbf{F1}$

```
module F1 (
input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input B, input C, input D, output out

input A, input B, input B, input C, input D, output out

input A, input B, input B
```

#### $\mathbf{F2}$

```
module F2 (
input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input B, input B, input C, input D, output out

input B, input B, input C, input D, output out

input B, input B, input C, input D, output out

input B, input B, input B, input C, input D, output out

input B, input B
```

#### $\mathbf{F3}$

```
module F3 (
input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input A, input B, input C, input D, output out

input B, input B, input C, input D, output out

input B, input B, input B, input C, input D, output out

input B, i
```

### Comparador

```
'include "F1.v"
'include "F2.v"
'include "F3.v"

module comparator (
    input A, input B, input C, input D, output F1, output F2, output F3
);

F3 salidaF3(.A(A), .B(B), .C(C), .D(D), .out(F3));
F2 salidaF2(.A(A), .B(B), .C(C), .D(D), .out(F2));
F1 salidaF1(.A(A), .B(B), .C(C), .D(D), .out(F1));

endmodule

endmodule

Final include "F1.v"

coutput F2, output F3

coutput F3

coutpu
```

### TestBench del comparador

```
1 'timescale 1ns/1ns
2 module comparator_tb;
      reg A, B, C, D;
      wire oF1, oF2, oF3;
5
6
      comparator compPrueba(.A(A), .B(B), .C(D), .D(D), .F1(oF1), .F2(oF2), .F3(oF3));
9
      initial begin
          A=1;
10
11
           B=1;
          C=1;
12
           D=1;
13
           $display("AB: %b%b\tCD: %b%b", A, B, C, D);
14
15
           $display("F1(AB = CD): %b \t F2(AB < CD): %b \t F3(AB > CD): %b", oF1, oF2, oF3);
16
          #1
17
           A = 0;
18
           B=0;
19
           C=0;
20
21
           D=1;
           $display("AB: %b%b\tCD: %b%b", A, B, C, D);
22
23
          $display("F1(AB = CD): %b \t F2(AB < CD): %b \t F3(AB > CD): %b", oF1, oF2, oF3);
24
25
26
           A=1;
           B=1;
27
           C=1;
           D=0;
29
           $display("AB: %b%b\tCD: %b%b", A, B, C, D);
30
31
           $display("F1(AB = CD): %b \t F2(AB < CD): %b \t F3(AB > CD): %b", oF1, oF2, oF3);
32
33
34
      initial begin
35
           $dumpfile("comparator.vcd");
36
37
           $dumpvars;
38
      \verb"end"
39 endmodule
```

# 5.4 Ejercicio 4

# Dígito W

```
module digito_W (
input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input D, output oW

input A, input B, input C, input B, input C, input D, output oW

input A, input B, input C, input B, input C, input B, input
```

# Dígito X

```
module digito_X (
input A, input B, input C, input D, output oX

;
assign oX = B & ~C | C & (B^D);
endmodule
```

#### Dígito Y

```
1 module digito_Y (
```

```
input A, input B, input C, input D, output oY
input A, input B, input C, input D, output oY
assign oY = ~A & ~C & D | C & ~D;
endmodule
```

#### Dígito Z

```
module digito_Z (
input A, input B, input C, input D, output oZ

;
assign oZ = ~D;
endmodule
```

#### BCD

```
'include "digito_W.v"
'include "digito_X.v"
3 'include "digito_Y.v"
4 'include "digito_Z.v"
6 module BCD (
        input in_A, input in_B, input in_C, input in_D, output out_W, output out_X, output out_Y
         , output out_Z
8);
         digito_W dW(.oW(out_W), .A(in_A), .B(in_B), .C(in_C), .D(in_D));
9
         \label{eq:digito_X} \  \, dX \, (.\,oX \, (out\_X) \,, \quad .\, A \, (in\_A) \,, \quad .\, B \, (in\_B) \,, \quad .\, C \, (in\_C) \,, \quad .\, D \, (in\_D)) \,;
10
        digito_Y dY(.oY(out_Y), .A(in_A), .B(in_B), .C(in_C), .D(in_D));
digito_Z dZ(.oZ(out_Z), .A(in_A), .B(in_B), .C(in_C), .D(in_D)); //Podriamos utilizar
solamente: not dZ(out_Z, D);
1.1
12
13
14 endmodule
```

#### TestBench del BCD

```
1 'timescale 1ns/1ns
  2 module BCD_tb;
                          reg A, B, C, D;
  3
                           wire oW, oX, oY, oZ;
   5
                           BCD \ \ testBCD(.in_A(A), .in_B(B), .in_C(C), .in_D(D), .out_W(oW), .out_X(oX), .out_Y(oY), .out_W(oW), .out_X(oX), .out_W(oY), .out_W(o
   6
                           .out_Z(oZ));
                           initial begin
                                           A = 0;
                                           B=0;
   9
10
                                           C=0;
11
                                           D=0;
                                           $display("ABCD: %b%b%b%b", A, B, C, D);
12
13
                                           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
14
15
                                           #1
                                           A=0;
16
17
                                           B=0;
                                           C=0;
18
                                           D=1;
19
                                           $display("ABCD: %b%b%b%b", A, B, C, D);
20
21
                                           #1
                                           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
22
                                           #1
23
                                           A = 0;
24
25
                                           B=0;
                                           C=1;
26
                                           D=0;
27
                                           $display("ABCD: %b%b%b%b", A, B, C, D);
28
29
                                           $display("ABCD: %b%b%b%b" -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
30
```

```
#1
31
32
           A = 0;
           B=0;
33
34
           C=1;
           D=1;
35
           $display("ABCD: %b%b%b%b", A, B, C, D);
36
37
           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
38
39
           #1
           A = 0;
40
41
           B=1;
           C=0;
42
           D=0;
43
44
           $display("ABCD: %b%b%b%b", A, B, C, D);
45
           #1
           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
46
47
           #1
           A = 0;
48
49
           B=1;
           C=0;
50
51
           D=1;
           $display("ABCD: %b%b%b%b", A, B, C, D);
52
53
           $display("ABCD: %b%b%b%b" -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
54
55
           #1
56
           A = 0;
           B=1;
57
           C=1;
58
           D=0;
59
           $display("ABCD: %b%b%b%b", A, B, C, D);
60
61
           $display("ABCD: %b%b%b%b" -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
62
           #1
63
           A = 0;
64
           B=1;
65
66
           C=1;
           D=1;
67
           $display("ABCD: %b%b%b%b", A, B, C, D);
68
           #1
69
70
           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
           #1
71
           A=1;
72
73
           B=0;
           C=0;
74
           D=0;
75
           $display("ABCD: %b%b%b%b", A, B, C, D);
76
77
           $display("ABCD: %b%b%b%b -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
78
           #1
79
80
           A=1;
81
           B=0;
           C=0;
82
83
           D=1;
           $display("ABCD: %b%b%b%b", A, B, C, D);
84
85
           $display("ABCD: %b%b%b%b" -> WXYZ: %b%b%b%b", A, B, C, D, oW, oX, oY, oZ);
86
87
       initial begin
88
           $dumpfile("BCD.vcd");
89
90
           $dumpvars;
       end
91
92 endmodule
```